Folge dem Video um zu sehen, wie unsere Website als Web-App auf dem Startbildschirm installiert werden kann.
Anmerkung: Diese Funktion ist in einigen Browsern möglicherweise nicht verfügbar.
Richtig. OpenVPN verwendet meine Meinung nach auch nur einen Single Thread, sprich einen CPU Core. Könnte sich aber geändert haben. Bin da nicht auf dem Laufenden.Und leider ist OpenVPN schon die durch Tatsache, dass es im Userland läuft, nicht unbedingt hochperformant, wenn es um rohen Durchsatz geht.
aesni0: <AES-CBC,AES-XTS,AES-GCM,AES-ICM> on motherboard
GEOM_ELI: Encryption: AES-XTS 256
GEOM_ELI: Crypto: hardware
openssl engine
(dynamic) Dynamic engine loading support
auf https://doc.pfsense.org/index.php/Are_cryptographic_accelerators_supportedNothing needs selected for OpenVPN to utilize AES-NI. The OpenSSL engine has its own code for handling AES-NI that works well without using the BSD Cryptodev Engine.
Wie sehe ich bzw. bekomme ich es hin, dass openvpn AES-NI nutzt? Ist jetzt nicht lebensnotwendig, da ich keine riesigen Mengen rüberschiebe, aber wenn man es schon hat....warum nicht auch nutzen?
Das Kernelmodul ist geladen. dmesg-Auszug:
Code:aesni0: <AES-CBC,AES-XTS,AES-GCM,AES-ICM> on motherboard GEOM_ELI: Encryption: AES-XTS 256 GEOM_ELI: Crypto: hardware
Mein openvpn habe ich mit openssl gebaut.
Code:openssl engine (dynamic) Dynamic engine loading support
Da müsste normalerweise ja was stehen....
...
Ich bin mal ueber einen Blogpost gestolpert
Ich wünsche mir mehr dieser Stolpersteine.
Inzwischen haben sie es auch geschafft ein brauchbares BIOS für das APU2 zu frickeln. Nur das versprochene ECC für den RAM ist noch immer nicht da...
Welche Version hat dieses BIOS und wo kann man sie finden?Es gibt ein neueres BIOS, ECC funktioniert jetzt.
Es gibt ein neueres BIOS, ECC funktioniert jetzt.
coreboot https://github.com/pcengines/coreboot/blob/coreboot-4.0.x/CHANGELOG.md
reduced log level: display mainboard, DRAM and ECC info only
improved SD card performance
forced to use SD in 2.0 mode
reset J17 GPIO's (NCT5104D) during boot to inputs
update sortbootorder to v4.0.3 (UART C/D toggling)
mPCIe1 working with ASM1061 based sata controllers (mPCIe2 still not working)
fixed RAM size displaying during the boot (for 2GB sku's)
iPXE (no changelog available yet)
added autoboot command
seabios https://github.com/pcengines/seabios/blob/coreboot-4.0.x/CHANGELOG.md
allowed for one-time PXE boot with N key
enable/disable option for USB boot
enable/disable option for PXE boot
sortbootorder https://github.com/pcengines/sortbootorder/blob/coreboot-4.0.x/CHANGELOG.md
EHCI0 controller disable/enable option
UART C and D toggling
memtest86+ https://github.com/pcengines/memtest86plus/blob/coreboot-4.0.x/CHANGELOG.md
refreshed procedure, so that full screen content is reprinted on refresh
macro SPD_DISABLED for disabling SPD related functionality
refresh option label (l) to bottom menu
Bei mir sieht die Ausgabe von "openssl engine"
folgend aus: (cryptodev) BSD cryptodev engine
Es findet sich noch immer keiner, der von den Vorteilen einer APU2C4 gegenüber einer APU1D in Bezug auf die OpenVPN-Performance schwärmt.
Nun, das überrascht mich nicht wirklich.
Dein Anspruch ist nunmal sehr eng eingegrenzt.
Wir verwenden essentielle Cookies, damit diese Website funktioniert, und optionale Cookies, um den Komfort bei der Nutzung zu verbessern.
Siehe weitere Informationen und konfiguriere deine Einstellungen